遇見你,遇見未來
華為云 | +智能,見未來


領(lǐng)域方向:計(jì)算體系結(jié)構(gòu) |
工作地點(diǎn):
杭州、上海
|
- 計(jì)算體系結(jié)構(gòu)
- 杭州、上海
崗位職責(zé)
1、虛擬化Hypervisor和Emulator技術(shù),構(gòu)建CPU、內(nèi)存等關(guān)鍵計(jì)算資源的精準(zhǔn)調(diào)配和QoS控制;負(fù)責(zé)攻克GPU/D等異構(gòu)硬件在虛擬化過程中關(guān)鍵技術(shù)難點(diǎn),并對(duì)彈性算力的提出前瞻的技術(shù)解決方案;
2、虛擬化存儲(chǔ)技術(shù),重構(gòu)虛擬存儲(chǔ)I/O軟件棧,有效控制云盤/云文件IO時(shí)延和抖動(dòng),提升存儲(chǔ)轉(zhuǎn)發(fā)面性能;研究軟硬結(jié)合存儲(chǔ)IO加速技術(shù),在保障數(shù)據(jù)安全性、可靠性的同時(shí)大幅提升存儲(chǔ)IO處理性能;
3、虛擬化網(wǎng)絡(luò)技術(shù),負(fù)責(zé)全新虛擬網(wǎng)絡(luò)數(shù)據(jù)面架構(gòu)設(shè)計(jì),實(shí)現(xiàn)高性能、低時(shí)延、易擴(kuò)展的的網(wǎng)絡(luò)轉(zhuǎn)發(fā)平臺(tái),一套架構(gòu)支持虛機(jī)/容器/裸機(jī)/網(wǎng)關(guān)數(shù)據(jù)面;研究用戶態(tài)轉(zhuǎn)發(fā)技術(shù),實(shí)現(xiàn)對(duì)現(xiàn)有DPDK架構(gòu)的高性能替代;研究軟件轉(zhuǎn)發(fā)和硬件加速卸載技術(shù),結(jié)合華為自研網(wǎng)絡(luò)硬件,構(gòu)建軟硬結(jié)合的高性能轉(zhuǎn)發(fā)體系;
4、OS內(nèi)核技術(shù),負(fù)責(zé)內(nèi)核虛擬化技術(shù)相關(guān)研究,領(lǐng)導(dǎo)內(nèi)核調(diào)度、內(nèi)存管理、RAS等關(guān)鍵競爭力突破;容器技術(shù),負(fù)責(zé)容器、Severless相關(guān)核心競爭力突破;
5、FPGA技術(shù),負(fù)責(zé)FPGA在虛擬化場景的架構(gòu)設(shè)計(jì)和關(guān)鍵技術(shù)突破,軟硬集合大幅提升云主機(jī)IO處理效率。
崗位要求
具備以下一條或多條關(guān)鍵技術(shù)背景以及基礎(chǔ)條件:
1、熟悉XEN/KVM等業(yè)界主流虛擬化架構(gòu)原理,具備扎實(shí)的虛擬化理論基礎(chǔ),熟悉QEMU等主流設(shè)備模擬原理;熟悉CPU、中斷和內(nèi)存等資源虛擬化和相關(guān)超分、QoS機(jī)制的實(shí)現(xiàn)原理;熟悉異構(gòu)虛擬化原理和算力應(yīng)用場景;
2、熟悉KVM虛擬I/O軟件全棧實(shí)現(xiàn)原理,熟悉virtio協(xié)議原理和SPDK用戶態(tài)轉(zhuǎn)發(fā)框架;熟悉常見I/O加速和加密技術(shù);具備C、C++或者python編碼能力;
3、熟悉OVS、SR-IOV等常見虛擬I/O技術(shù)及TCP/IP等基礎(chǔ)網(wǎng)絡(luò)技術(shù);熟悉DPDK轉(zhuǎn)發(fā)框架和轉(zhuǎn)發(fā)流程,有基于Intel/Mellanox網(wǎng)卡進(jìn)行用戶態(tài)轉(zhuǎn)發(fā)的開發(fā)經(jīng)驗(yàn), 對(duì)I/O轉(zhuǎn)發(fā)性能優(yōu)化技術(shù)有一定的研究;具備C、C++或者python編碼能力;
4、精通OS關(guān)鍵技術(shù),熟悉內(nèi)核調(diào)度、內(nèi)存管理、驅(qū)動(dòng)框架、安全、RAS、性能調(diào)優(yōu)等相關(guān)原理和具體實(shí)現(xiàn);精通容器關(guān)鍵技術(shù),熟悉docker、kata-container、gVisor、X-Container等業(yè)界主流技術(shù)原理和具體實(shí)現(xiàn);掌握Linux內(nèi)核編程,具備內(nèi)核調(diào)優(yōu)能力,針對(duì)體系架構(gòu)差異開展相關(guān)的性能調(diào)優(yōu)工作;
5、具備虛擬化領(lǐng)域相關(guān)專業(yè)背景,對(duì)虛擬化技術(shù)有深入的了解;有實(shí)際FPGA/ASIC開發(fā)經(jīng)驗(yàn),能夠獨(dú)立承擔(dān)系統(tǒng)框架及整體方案設(shè)計(jì);熟悉xilinx、intel主流器件,并熟練使用vivado、Quartus、VCS等軟件工具;
6、基礎(chǔ)條件:具備C、C++或者python編碼能力。
投遞方式
郵件發(fā)送到CloudCS@huawei.com,郵件標(biāo)題及簡歷附件命名方式:博士招聘+姓名+學(xué)校+意向職位名稱。